DDR5拥有一个PMIC芯片。相对于上代内存,电压调节从主板转移到单个DIMM上,让DIMM负责自己的电压调节需求。这降低了电路板的复杂性,同时也增加了供电的稳定、效能。
DDR5 拥有On die ECC(芯片集成ECC)。主要用来提高先进工艺节点的良率,从而降低 DRAM 芯片成本。On die ECC检测在刷新期间发生在cell或Row的错误。和独立芯片RECC不同,当数据从cell移动到缓存或 CPU 时,如果有位翻转或数据损坏,它不会被On die ECC 纠正。
其他的不同还有DDR5支持XMP 3.0,SPD可写入5组XMP信息,比DDR4所采用的XMP 2.0多3组。